用戶名: 密碼: 驗證碼:

安華高用40nm CMOS工藝實現(xiàn)25G SerDes

摘要:安華高宣布,已經(jīng)用40nm CMOS工藝技術(shù)實現(xiàn)25Gbps的SerDes。Avago SerDes內(nèi)核的主要特點在于采用獨特的判斷反饋均衡(DFE, Decision Feedback Equalization)技術(shù),帶來更低的總體功耗和同類產(chǎn)品中最佳的數(shù)據(jù)延遲、抗噪能力、抖動和串擾表現(xiàn)。
       Avago Technologies(安華高科技)日前宣布,已經(jīng)用40nm CMOS工藝技術(shù)實現(xiàn)25Gbps的SerDes。Avago SerDes內(nèi)核的主要特點在于采用獨特的判斷反饋均衡(DFE, Decision Feedback Equalization)技術(shù),帶來更低的總體功耗和同類產(chǎn)品中最佳的數(shù)據(jù)延遲、抗噪能力、抖動和串擾表現(xiàn)。由于Avago采用了模塊化和多速率結(jié)構(gòu),它的SerDes內(nèi)核具有非常高的集成度,容易實現(xiàn)數(shù)百個通道的設(shè)計。

      Avago豐富廣泛的SerDes產(chǎn)品非常適合光纖、銅纜和背板應(yīng)用,并支持PCI Express、光纖通道、XAUI、CEI-11G、10GBASE-KR和SFI等標準。

       目前Avago SerDes的出貨總通道數(shù)已經(jīng)超過九千五百萬,Avago在提供高可靠性且高性能的ASIC產(chǎn)品上擁有輝煌的紀錄,并通過超過30年的設(shè)計經(jīng)驗、成熟領(lǐng)先的階層式設(shè)計方法以及涵蓋多重標準的知識產(chǎn)權(quán),形成提供網(wǎng)絡(luò)連線、計算和存儲應(yīng)用功能復(fù)雜ASIC產(chǎn)品的成功基礎(chǔ)。
內(nèi)容來自:光波通信
本文地址:http://m.getprofitprime.com//Site/CN/News/2010/02/26/20100226082426332750.htm 轉(zhuǎn)載請保留文章出處
關(guān)鍵字: 安華高 CMOS工藝 SerDesy
文章標題:安華高用40nm CMOS工藝實現(xiàn)25G SerDes
【加入收藏夾】  【推薦給好友】 
免責聲明:凡本網(wǎng)注明“訊石光通訊咨詢網(wǎng)”的所有作品,版權(quán)均屬于光通訊咨詢網(wǎng),未經(jīng)本網(wǎng)授權(quán)不得轉(zhuǎn)載、摘編或利用其它方式使用上述作品。 已經(jīng)本網(wǎng)授權(quán)使用作品的,應(yīng)在授權(quán)范圍內(nèi)使用,反上述聲明者,本網(wǎng)將追究其相關(guān)法律責任。
※我們誠邀媒體同行合作! 聯(lián)系方式:訊石光通訊咨詢網(wǎng)新聞中心 電話:0755-82960080-188   debison