用戶名: 密碼: 驗(yàn)證碼:

誤碼率僅有標(biāo)準(zhǔn)約 3%,Cadence 演示全球首款 128GT/s PCIe 7.0 光纖連接方案

摘要:Cadence 楷登電子在近日舉行的 2024 年 PCI-SIG 開發(fā)者大會(PCI-SIG DevCon 2024)上演示了全球首個(gè) PCIe 7.0 光纖連接方案。傳輸速度達(dá) 128GT/s的光纖 PCIe 7.0 信號收發(fā),無需 DSP / Retimer。

  ICC訊  6 月 18 日消息,Cadence 楷登電子在近日舉行的 2024 年 PCI-SIG 開發(fā)者大會(PCI-SIG DevCon 2024)上演示了全球首個(gè) PCIe 7.0 光纖連接方案。

  Cadence 在本次會議現(xiàn)場成功使用線性可插拔光學(xué)元件演示了傳輸速度達(dá) 128GT/s的光纖 PCIe 7.0 信號收發(fā),無需 DSP / Retimer。

  在為期兩天的會議中,Cadence 的演示系統(tǒng)保持了約 3*10-8 的超低未經(jīng)前向糾錯誤碼率,是 PCIe 規(guī)范數(shù)值 1*10-6 的約 3%,為前向糾錯(FEC)提供了充足的余量,從而保證了信號的質(zhì)量。

  隨著 PCIe 協(xié)議版本的演進(jìn),高速 PCIe 信號對傳輸介質(zhì)的要求日漸嚴(yán)苛?,F(xiàn)有的銅質(zhì) PCIe 線纜未來將面臨信號質(zhì)量低、延遲高等問題,在覆蓋范圍更短的同時(shí)發(fā)熱也更大。

  而基于光纖的 PCIe 連接能解決銅信號鏈路的以上不足,滿足數(shù)據(jù)中心系統(tǒng)對高速 PCIe 互聯(lián)的各種要求。因此 PCI-SIG 已于去年建立了 PCIe 光連接工作組,負(fù)責(zé)開發(fā)相關(guān)技術(shù)。

  此外 Cadence 還在 PCI-SIG DevCon 2024 上帶來了更為傳統(tǒng)的電氣 PCIe 7.0 方案等一系列高速互聯(lián)應(yīng)用展示。

1、凡本網(wǎng)注明“來源:訊石光通訊網(wǎng)”及標(biāo)有原創(chuàng)的所有作品,版權(quán)均屬于訊石光通訊網(wǎng)。未經(jīng)允許禁止轉(zhuǎn)載、摘編及鏡像,違者必究。對于經(jīng)過授權(quán)可以轉(zhuǎn)載我方內(nèi)容的單位,也必須保持轉(zhuǎn)載文章、圖像、音視頻的完整性,并完整標(biāo)注作者信息和本站來源。
2、免責(zé)聲明,凡本網(wǎng)注明“來源:XXX(非訊石光通訊網(wǎng))”的作品,均為轉(zhuǎn)載自其它媒體,轉(zhuǎn)載目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)和對其真實(shí)性負(fù)責(zé)。因可能存在第三方轉(zhuǎn)載無法確定原網(wǎng)地址,若作品內(nèi)容、版權(quán)爭議和其它問題,請聯(lián)系本網(wǎng),將第一時(shí)間刪除。
聯(lián)系方式:訊石光通訊網(wǎng)新聞中心 電話:0755-82960080-168   Right