臺積電將于2024年取得high-NA EUV 或用于2nm工藝量產(chǎn)

訊石光通訊網(wǎng) 2022/9/16 15:10:16

  ICC訊  臺積電研究發(fā)展資深副總經(jīng)理米玉杰透露,將在2024年取得ASML下世代極紫外光微影設(shè)備(high-NA EUV),為客戶發(fā)展相關(guān)的基礎(chǔ)設(shè)施與架構(gòu)解決方案。

  不過,臺積電業(yè)務(wù)開發(fā)資深副總經(jīng)理張曉強(qiáng)則表示,2024年取得設(shè)備后,初期主要用于與合作伙伴共同研究,尚不會量產(chǎn)。據(jù)悉,這款新型EUV系統(tǒng)將提供0.55數(shù)值孔徑,與此前配備0.33數(shù)值孔徑透鏡的EUV系統(tǒng)相比,精度會有所提高,可以實(shí)現(xiàn)更高分辨率的圖案化。

  據(jù)悉,臺積電的目標(biāo)是2025年量產(chǎn)其N2工藝,而現(xiàn)階段主要是其他N3工藝的產(chǎn)量和良品率,這被認(rèn)為是世界上最先進(jìn)的芯片制造技術(shù)之一。隨著英特爾Meteor Lake延期,以及N3工藝的效能未讓蘋果滿意,臺積電很可能放棄N3工藝,將重點(diǎn)轉(zhuǎn)移到明年量產(chǎn)的N3E工藝,這屬于第二版3nm制程。

  與3nm制程節(jié)點(diǎn)不同,2nm制程節(jié)點(diǎn)將使用Gate-all-around FETs(GAAFET)晶體管,臺積電稱相比3nm工藝會有10%到15%的性能提升,還可以將功耗降低25%到30%。預(yù)計N2工藝于2024年末將做好風(fēng)險生產(chǎn)的準(zhǔn)備,并在2025年末進(jìn)入大批量生產(chǎn),客戶在2026年就能收到首批芯片。

新聞來源:集微網(wǎng)

相關(guān)文章